Выбрано 0 товаров
На сумму 0 р. 00 к.
Открыть / Очистить

EPM240T100I5N

Версия для печати Микросхема прграммируемой логики семейства MAX II (240 ЛЭ или 192 эквив. макроячейки (тип.), 128-240 эквив. макроячеек, 8192 бит флэш-памяти пользователя, 80 линий ввода-вывода, t=7.6ns, JTAG, ISP, Vcc=2.5V or 3.3V, Vcore=1.8V, Vio=1.5-3.3V, 0 to+85C)

Наименование
Кол-во
Цена
 
EPM240T100I5N 192 1 165.94 руб. 

Описание EPM240T100I5N

Микросхема прграммируемой логики семейства MAX II (240 ЛЭ или 192 эквив. макроячейки (тип.),
128-240 эквив. макроячеек,
Память  8192 бит флэш-памяти пользователя
80 линий ввода-вывода,
Время задержки распространения  =7.6ns
JTAG, ISP
Напряжение питания  2.5V or 3.3V
 Диапазон температур  0 ... +85оC

Технические характеристики EPM240T100I5N

Параметр
Значение
Lead Free Status / RoHS Status Lead free / RoHS Compliant
Серия MAX® II
Тип программирования In System Programmable
Задержка tpd(1) Макс. 4.7ns
Voltage Supply - Internal 2.5V, 3.3V
Число логичеких блоков/ элеметов 240
Число макроячеек 192
Число вводов/выводов 80
Рабочая температура -40°C ~ 100°C
Тип монтажа Поверхностный
Корпус (размер) 100-TQFP
Корпус 100-TQFP (14x14)
Product Change Notification Bond Wire Change 4/Sept/2008
* Представленная техническая информация носит справочный характер и не предназначена для использования в конструкторской документации.

С этим товаром покупают:

Наименование
Кол-во
Цена
 
AD9200ARSZ (ANALOG DEVICES) 100 360.00 руб. 


Микросхема прграммируемой логики семейства MAX II (240 ЛЭ или 192 эквив. макроячейки (тип.), 128-240 эквив. макроячеек, 8192 бит флэш-памяти пользователя, 80 линий ввода-вывода, t=7.6ns, JTAG, ISP, Vcc=2.5V or 3.3V, Vcore=1.8V, Vio=1.5-3.3V, 0 to+85C)

epm240t100i5n.pdf
86,09kB
6стр.